ISSN 1009-5624 CN 10-2021/TQ    主管:中国乐凯集团有限公司    主办:北京乐凯科技有限公司

中国知网全文收录期刊
万方数据库收录期刊
RCCSE中文学术期刊
维普资讯网/超星域出版 全文收录
中国核心期刊(遴选)数据库收录期刊
首页 > 刊期 > 2025 > 11期 > 信息:理论与观点
基于 Verilog HDL 的可调位宽异步 FIFO 设计
李 洋

【摘要】异步先进先出(FIFO)队列作为跨时钟域数据传输的核心组件,在现代网络通信、高性能计算等领域具有重要应用价值,多功能、高性能异步 FIFO 成为当下研究热点。 本文首先介绍异步 FIFO 的核心结构与 FIFO 设计中的两个关键技术难点(亚稳态的优化和空满状态判断),并提出解决方案;其次,创新性地设计出 4 转 8 位宽转换器、16 转 8 位宽转换器和异步 FIFO 模块;最后,通过功能仿真测试,验证了位宽转换器模块与异步 FIFO 模块设计的可行性与功能的正确性。 结果表明,将位宽转换器与异步 FIFO 相结合能够实现位宽可调异步 FIFO,其空满标志信号正确且写入的数据均能正确读出。 本研究为跨时钟域数据缓冲提供了新的设计思路,具有重要的工程应用价值。

【关键字】位宽转换器;异步先进先出;空满状态判断;两级同步器;格雷码编码;跨时钟域传输
【PDF】